Bộ Dữ Liệu Bảng Chân Lý Cổng Logic
Bộ dữ liệu này cung cấp bảng chân lý toàn diện cho 32 cổng logic phổ biến, bao gồm trạng thái đầu vào/đầu ra, biểu thức Boolean và mô tả. Lý tưởng cho việc học và tham khảo điện tử số.
Tải miễn phí
Điểm chính
- Truy cập bảng chân lý cho 32 cổng logic cơ bản.
- Khám phá các biểu thức Boolean và mô tả hoạt động cho từng cổng.
- Tải xuống dữ liệu sẵn dùng cho thiết kế và nghiên cứu logic số.
- Sử dụng loại cổng, đầu vào và đầu ra để mô phỏng mạch số.
Hiển thị 32 của 32
| Gate Type | Number of Inputs | Input A | Input B | Output | Boolean Expression | Description |
|---|---|---|---|---|---|---|
| NOT | 1 | 0 | - | 1 | ¬A | Đảo ngược đầu vào |
| NOT | 1 | 1 | - | 0 | ¬A | Đảo ngược đầu vào |
| AND | 2 | 0 | 0 | 0 | A ∧ B | Đầu ra là 1 chỉ khi cả hai đầu vào là 1 |
| AND | 2 | 0 | 1 | 0 | A ∧ B | Đầu ra là 1 chỉ khi cả hai đầu vào là 1 |
| AND | 2 | 1 | 0 | 0 | A ∧ B | Đầu ra là 1 chỉ khi cả hai đầu vào là 1 |
| AND | 2 | 1 | 1 | 1 | A ∧ B | Đầu ra là 1 chỉ khi cả hai đầu vào là 1 |
| OR | 2 | 0 | 0 | 0 | A ∨ B | Đầu ra là 1 nếu bất kỳ đầu vào nào là 1 |
| OR | 2 | 0 | 1 | 1 | A ∨ B | Đầu ra là 1 nếu bất kỳ đầu vào nào là 1 |
| OR | 2 | 1 | 0 | 1 | A ∨ B | Đầu ra là 1 nếu bất kỳ đầu vào nào là 1 |
| OR | 2 | 1 | 1 | 1 | A ∨ B | Đầu ra là 1 nếu bất kỳ đầu vào nào là 1 |
| NAND | 2 | 0 | 0 | 1 | ¬(A ∧ B) | NOT AND - Đầu ra là 0 chỉ khi cả hai đầu vào là 1 |
| NAND | 2 | 0 | 1 | 1 | ¬(A ∧ B) | NOT AND - Đầu ra là 0 chỉ khi cả hai đầu vào là 1 |
| NAND | 2 | 1 | 0 | 1 | ¬(A ∧ B) | NOT AND - Đầu ra là 0 chỉ khi cả hai đầu vào là 1 |
| NAND | 2 | 1 | 1 | 0 | ¬(A ∧ B) | NOT AND - Đầu ra là 0 chỉ khi cả hai đầu vào là 1 |
| NOR | 2 | 0 | 0 | 1 | ¬(A ∨ B) | NOT OR - Đầu ra là 1 chỉ khi cả hai đầu vào là 0 |
| NOR | 2 | 0 | 1 | 0 | ¬(A ∨ B) | NOT OR - Đầu ra là 1 chỉ khi cả hai đầu vào là 0 |
| NOR | 2 | 1 | 0 | 0 | ¬(A ∨ B) | NOT OR - Đầu ra là 1 chỉ khi cả hai đầu vào là 0 |
| NOR | 2 | 1 | 1 | 0 | ¬(A ∨ B) | NOT OR - Đầu ra là 1 chỉ khi cả hai đầu vào là 0 |
| XOR | 2 | 0 | 0 | 0 | A ⊕ B | Đầu ra là 1 nếu các đầu vào khác nhau |
| XOR | 2 | 0 | 1 | 1 | A ⊕ B | Đầu ra là 1 nếu các đầu vào khác nhau |
| XOR | 2 | 1 | 0 | 1 | A ⊕ B | Đầu ra là 1 nếu đầu vào khác nhau |
| XOR | 2 | 1 | 1 | 0 | A ⊕ B | Đầu ra là 1 nếu đầu vào khác nhau |
| XNOR | 2 | 0 | 0 | 1 | ¬(A ⊕ B) | Đầu ra là 1 nếu đầu vào giống nhau |
| XNOR | 2 | 0 | 1 | 0 | ¬(A ⊕ B) | Đầu ra là 1 nếu đầu vào giống nhau |
| XNOR | 2 | 1 | 0 | 0 | ¬(A ⊕ B) | Đầu ra là 1 nếu đầu vào giống nhau |
| XNOR | 2 | 1 | 1 | 1 | ¬(A ⊕ B) | Đầu ra là 1 nếu đầu vào giống nhau |
| BUFFER | 1 | 0 | - | 0 | A | Đầu ra bằng đầu vào (bộ khuếch đại tín hiệu) |
| BUFFER | 1 | 1 | - | 1 | A | Đầu ra bằng đầu vào (bộ khuếch đại tín hiệu) |
| IMPLY | 2 | 0 | 0 | 1 | A → B | Suy luận logic (nếu A thì B) |
| IMPLY | 2 | 0 | 1 | 1 | A → B | Suy luận logic (nếu A thì B) |
| IMPLY | 2 | 1 | 0 | 0 | A → B | Suy luận logic (nếu A thì B) |
| IMPLY | 2 | 1 | 1 | 1 | A → B | Suy luận logic (nếu A thì B) |
Trường hợp sử dụng
- Nhập tệp CSV vào các tập lệnh Python hoặc cơ sở dữ liệu SQL của bạn để phân tích hành vi cổng một cách có lập trình hoặc xây dựng các trình mô phỏng mạch số.
- Sử dụng tệp Excel để lọc các cổng theo loại, tạo chế độ xem bảng chân lý tùy chỉnh hoặc tính toán logic cổng cho mục đích giáo dục.
- In phiên bản PDF để tham khảo trong lớp học, học ngoại tuyến hoặc đưa vào các bài thuyết trình về nguyên tắc cơ bản của điện tử số.
- Tận dụng bộ dữ liệu này để nhanh chóng xác minh đầu ra cổng logic hoặc làm tài nguyên cơ bản để thiết kế các hệ thống số phức tạp.